Filters : "EESC" "Codá, Luiza Maria Romeiro" Removed: "Contrera, Ronan Cleber" Limpar

Filters



Refine with date range


  • Unidade: EESC

    Subjects: CIRCUITOS FPGA, REDES NEURAIS, VHDL

    Versão PublicadaHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      COCOLO, Camila. Implementação em FPGA de uma rede neural de HOPFIELD. 2015. Trabalho de Conclusão de Curso (Graduação) – Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos, 2015. Disponível em: https://bdta.abcd.usp.br/directbitstream/65dd47d3-0367-41aa-b016-6551a7ce3408/Cocolo_Camila_tcc.pdf. Acesso em: 27 abr. 2024.
    • APA

      Cocolo, C. (2015). Implementação em FPGA de uma rede neural de HOPFIELD (Trabalho de Conclusão de Curso (Graduação). Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos. Recuperado de https://bdta.abcd.usp.br/directbitstream/65dd47d3-0367-41aa-b016-6551a7ce3408/Cocolo_Camila_tcc.pdf
    • NLM

      Cocolo C. Implementação em FPGA de uma rede neural de HOPFIELD [Internet]. 2015 ;[citado 2024 abr. 27 ] Available from: https://bdta.abcd.usp.br/directbitstream/65dd47d3-0367-41aa-b016-6551a7ce3408/Cocolo_Camila_tcc.pdf
    • Vancouver

      Cocolo C. Implementação em FPGA de uma rede neural de HOPFIELD [Internet]. 2015 ;[citado 2024 abr. 27 ] Available from: https://bdta.abcd.usp.br/directbitstream/65dd47d3-0367-41aa-b016-6551a7ce3408/Cocolo_Camila_tcc.pdf
  • Unidade: EESC

    Subjects: PROTOCOLOS DE COMUNICAÇÃO, SISTEMAS DE CONTROLE, WIRELESS

    Versão PublicadaHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      FRACAROLLI, João Paulo Vicentini. Implementação do controle remoto de uma miniatura de carro operado via computador utilizando comunicação wireless. 2012. Trabalho de Conclusão de Curso (Graduação) – Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos, 2012. Disponível em: https://bdta.abcd.usp.br/directbitstream/5285a65d-1f4c-4f2a-b85f-90c97318299f/Fracarolli_Joao_Paulo_Vicentini.pdf. Acesso em: 27 abr. 2024.
    • APA

      Fracarolli, J. P. V. (2012). Implementação do controle remoto de uma miniatura de carro operado via computador utilizando comunicação wireless (Trabalho de Conclusão de Curso (Graduação). Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos. Recuperado de https://bdta.abcd.usp.br/directbitstream/5285a65d-1f4c-4f2a-b85f-90c97318299f/Fracarolli_Joao_Paulo_Vicentini.pdf
    • NLM

      Fracarolli JPV. Implementação do controle remoto de uma miniatura de carro operado via computador utilizando comunicação wireless [Internet]. 2012 ;[citado 2024 abr. 27 ] Available from: https://bdta.abcd.usp.br/directbitstream/5285a65d-1f4c-4f2a-b85f-90c97318299f/Fracarolli_Joao_Paulo_Vicentini.pdf
    • Vancouver

      Fracarolli JPV. Implementação do controle remoto de uma miniatura de carro operado via computador utilizando comunicação wireless [Internet]. 2012 ;[citado 2024 abr. 27 ] Available from: https://bdta.abcd.usp.br/directbitstream/5285a65d-1f4c-4f2a-b85f-90c97318299f/Fracarolli_Joao_Paulo_Vicentini.pdf
  • Unidade: EESC

    Subjects: CIRCUITOS FPGA, REDES NEURAIS, VHDL

    Versão PublicadaHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      PIÃO, Silvano Sotelo. Implementação de rede neural artificial em FPGA utilizando VHDL. 2012. Trabalho de Conclusão de Curso (Graduação) – Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos, 2012. Disponível em: https://bdta.abcd.usp.br/directbitstream/cfa7a5f9-8ca9-43a9-b672-cf32ebd3501c/Piao_Silvano_Sotelo.pdf. Acesso em: 27 abr. 2024.
    • APA

      Pião, S. S. (2012). Implementação de rede neural artificial em FPGA utilizando VHDL (Trabalho de Conclusão de Curso (Graduação). Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos. Recuperado de https://bdta.abcd.usp.br/directbitstream/cfa7a5f9-8ca9-43a9-b672-cf32ebd3501c/Piao_Silvano_Sotelo.pdf
    • NLM

      Pião SS. Implementação de rede neural artificial em FPGA utilizando VHDL [Internet]. 2012 ;[citado 2024 abr. 27 ] Available from: https://bdta.abcd.usp.br/directbitstream/cfa7a5f9-8ca9-43a9-b672-cf32ebd3501c/Piao_Silvano_Sotelo.pdf
    • Vancouver

      Pião SS. Implementação de rede neural artificial em FPGA utilizando VHDL [Internet]. 2012 ;[citado 2024 abr. 27 ] Available from: https://bdta.abcd.usp.br/directbitstream/cfa7a5f9-8ca9-43a9-b672-cf32ebd3501c/Piao_Silvano_Sotelo.pdf
  • Unidade: EESC

    Subjects: GIRODINÂMICA, ORIENTAÇÃO ESPACIAL (PERCEPÇÃO)

    Versão PublicadaHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      MOURA, Rafael Santos. Desenvolvimento de um sistema de orientação espacial inercial. 2013. Trabalho de Conclusão de Curso (Graduação) – Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos, 2013. Disponível em: https://bdta.abcd.usp.br/directbitstream/3b56884b-1f0b-42c9-bafc-41a4faf0636d/Moura_Rafael_Santos.pdf. Acesso em: 27 abr. 2024.
    • APA

      Moura, R. S. (2013). Desenvolvimento de um sistema de orientação espacial inercial (Trabalho de Conclusão de Curso (Graduação). Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos. Recuperado de https://bdta.abcd.usp.br/directbitstream/3b56884b-1f0b-42c9-bafc-41a4faf0636d/Moura_Rafael_Santos.pdf
    • NLM

      Moura RS. Desenvolvimento de um sistema de orientação espacial inercial [Internet]. 2013 ;[citado 2024 abr. 27 ] Available from: https://bdta.abcd.usp.br/directbitstream/3b56884b-1f0b-42c9-bafc-41a4faf0636d/Moura_Rafael_Santos.pdf
    • Vancouver

      Moura RS. Desenvolvimento de um sistema de orientação espacial inercial [Internet]. 2013 ;[citado 2024 abr. 27 ] Available from: https://bdta.abcd.usp.br/directbitstream/3b56884b-1f0b-42c9-bafc-41a4faf0636d/Moura_Rafael_Santos.pdf
  • Unidade: EESC

    Subject: DISPLAYS

    Versão PublicadaHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      GUERRERO, Igor. Desenvolvimento de um display esférico rotativo com atualização dinâmica. 2012. Trabalho de Conclusão de Curso (Graduação) – Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos, 2012. Disponível em: https://bdta.abcd.usp.br/directbitstream/3ec76806-84c9-47b5-9080-7e0a6bc6c647/Guerrero_Igor.pdf. Acesso em: 27 abr. 2024.
    • APA

      Guerrero, I. (2012). Desenvolvimento de um display esférico rotativo com atualização dinâmica (Trabalho de Conclusão de Curso (Graduação). Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos. Recuperado de https://bdta.abcd.usp.br/directbitstream/3ec76806-84c9-47b5-9080-7e0a6bc6c647/Guerrero_Igor.pdf
    • NLM

      Guerrero I. Desenvolvimento de um display esférico rotativo com atualização dinâmica [Internet]. 2012 ;[citado 2024 abr. 27 ] Available from: https://bdta.abcd.usp.br/directbitstream/3ec76806-84c9-47b5-9080-7e0a6bc6c647/Guerrero_Igor.pdf
    • Vancouver

      Guerrero I. Desenvolvimento de um display esférico rotativo com atualização dinâmica [Internet]. 2012 ;[citado 2024 abr. 27 ] Available from: https://bdta.abcd.usp.br/directbitstream/3ec76806-84c9-47b5-9080-7e0a6bc6c647/Guerrero_Igor.pdf
  • Unidade: EESC

    Subjects: CANAL DE COMUNICAÇÃO, ILUMINAÇÃO, PROTOCOLOS DE COMUNICAÇÃO

    Versão PublicadaHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      OLIVEIRA, Willy Ferraz de. Desenvolvimento de comunicação para sistemas de iluminação distribuídos baseado no protocolo dmx-512a. 2011. Trabalho de Conclusão de Curso (Graduação) – Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos, 2011. Disponível em: https://bdta.abcd.usp.br/directbitstream/3b474094-760f-4d17-b50f-68ff9ff00ff4/Oliveira_willy_ferraz_de.pdf. Acesso em: 27 abr. 2024.
    • APA

      Oliveira, W. F. de. (2011). Desenvolvimento de comunicação para sistemas de iluminação distribuídos baseado no protocolo dmx-512a (Trabalho de Conclusão de Curso (Graduação). Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos. Recuperado de https://bdta.abcd.usp.br/directbitstream/3b474094-760f-4d17-b50f-68ff9ff00ff4/Oliveira_willy_ferraz_de.pdf
    • NLM

      Oliveira WF de. Desenvolvimento de comunicação para sistemas de iluminação distribuídos baseado no protocolo dmx-512a [Internet]. 2011 ;[citado 2024 abr. 27 ] Available from: https://bdta.abcd.usp.br/directbitstream/3b474094-760f-4d17-b50f-68ff9ff00ff4/Oliveira_willy_ferraz_de.pdf
    • Vancouver

      Oliveira WF de. Desenvolvimento de comunicação para sistemas de iluminação distribuídos baseado no protocolo dmx-512a [Internet]. 2011 ;[citado 2024 abr. 27 ] Available from: https://bdta.abcd.usp.br/directbitstream/3b474094-760f-4d17-b50f-68ff9ff00ff4/Oliveira_willy_ferraz_de.pdf
  • Unidade: EESC

    Subjects: AFINAÇÃO DE INSTRUMENTOS MUSICAIS, CIRCUITOS FPGA, VHDL

    Versão PublicadaHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      MANCERA, Telos Galante. Afinador digital para violão e guitarra elétrica implementado em FPGA. 2013. Trabalho de Conclusão de Curso (Graduação) – Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos, 2013. Disponível em: https://bdta.abcd.usp.br/directbitstream/b0801d80-8c77-4589-8dcd-f9c95fd79391/Mancera_Telos_Galante.pdf. Acesso em: 27 abr. 2024.
    • APA

      Mancera, T. G. (2013). Afinador digital para violão e guitarra elétrica implementado em FPGA (Trabalho de Conclusão de Curso (Graduação). Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos. Recuperado de https://bdta.abcd.usp.br/directbitstream/b0801d80-8c77-4589-8dcd-f9c95fd79391/Mancera_Telos_Galante.pdf
    • NLM

      Mancera TG. Afinador digital para violão e guitarra elétrica implementado em FPGA [Internet]. 2013 ;[citado 2024 abr. 27 ] Available from: https://bdta.abcd.usp.br/directbitstream/b0801d80-8c77-4589-8dcd-f9c95fd79391/Mancera_Telos_Galante.pdf
    • Vancouver

      Mancera TG. Afinador digital para violão e guitarra elétrica implementado em FPGA [Internet]. 2013 ;[citado 2024 abr. 27 ] Available from: https://bdta.abcd.usp.br/directbitstream/b0801d80-8c77-4589-8dcd-f9c95fd79391/Mancera_Telos_Galante.pdf

Digital Library of Academic Works of Universidade de São Paulo     2012 - 2024